"유창식"의 두 판 사이의 차이
둘러보기로 가기
검색하러 가기
1번째 줄: | 1번째 줄: | ||
− | 유창식은 서울캠퍼스 [[공과대학]] [[융합전자공학부]] 교수이자, [[집적회로 연구실]]장을 | + | 유창식은 서울캠퍼스 [[공과대학]] [[융합전자공학부]] 교수이자, [[집적회로 연구실]]장을 겸임하고 있다. |
+ | |||
+ | 융합전자공학부 홈페이지 참고(2019.10.) | ||
=학력= | =학력= | ||
8번째 줄: | 10번째 줄: | ||
*1998 ~ 1999 스위스 연방공대(ETH) 집적시스템연구실 연구원 | *1998 ~ 1999 스위스 연방공대(ETH) 집적시스템연구실 연구원 | ||
*1998 ~ 2002 삼성전자 반도체총괄 책임연구원 | *1998 ~ 2002 삼성전자 반도체총괄 책임연구원 | ||
− | |||
=연구관심분야= | =연구관심분야= | ||
고속 인터페이스 회로 설계, 전력용 반도체 회로 설계, 혼성신호 회로 설계, Display 회로 설계 | 고속 인터페이스 회로 설계, 전력용 반도체 회로 설계, 혼성신호 회로 설계, Display 회로 설계 |
2019년 10월 28일 (월) 16:34 판
유창식은 서울캠퍼스 공과대학 융합전자공학부 교수이자, 집적회로 연구실장을 겸임하고 있다.
융합전자공학부 홈페이지 참고(2019.10.)
학력
- 서울대학교 전자공학과 공학박사
경력
- 2002 ~ 현재 한양대학교 공과대학 융합전자공학부,조교수, 부교수, 정교수
- 2008 ~ 2009 실리콘이미지 (캘리포니아) 연구원
- 1998 ~ 1999 스위스 연방공대(ETH) 집적시스템연구실 연구원
- 1998 ~ 2002 삼성전자 반도체총괄 책임연구원
연구관심분야
고속 인터페이스 회로 설계, 전력용 반도체 회로 설계, 혼성신호 회로 설계, Display 회로 설계